G06F 7/38 — способи і пристрої для виконання математичних операцій тільки над машинними числами, наприклад в двійковому, троїчному, десятковому поданні
Універсальний мажоритарний модуль
Номер патенту: 120743
Опубліковано: 10.11.2017
Автор: Дергачов Володимир Андрійович
МПК: G06F 7/38, H03K 19/23
Мітки: універсальний, мажоритарний, модуль
Формула / Реферат:
Універсальний мажоритарний модуль, що містить п'ять входів модуля, вихід модуля, мажоритарний елемент, перший і другий елементи І, елемент АБО, елемент НЕРІВНОЗНАЧНІСТЬ, причому першийвхід модуля з'єднаний з першим входом першого елемента І, другий вхід модуля з'єднаний з першим входом другого елемента І, третій вхід модуля з'єднаний із другим входом першого елемента І, четвертий вхід модуля з'єднаний з першим входом мажоритарного елемента,...
Логічний модуль
Номер патенту: 120742
Опубліковано: 10.11.2017
Автор: Дергачов Володимир Андрійович
МПК: G06F 7/38, H03K 19/23
Формула / Реферат:
Логічний модуль, що містить чотири інформаційних входи модуля, два керуючих входи модуля, вихід модуля, мажоритарний елемент, елемент І, перший елемент АБО, причому вихід мажоритарного елемента з'єднаний з виходом модуля, перший інформаційний вхід модуля з'єднаний з першим входом мажоритарного елемента, другий інформаційний вхід модуля з'єднаний із другим входом мажоритарного елемента, третій інформаційний вхід модуля з'єднаний із третім...
Числоімпульсний пристрій для множення
Номер патенту: 115182
Опубліковано: 25.09.2017
Автори: Давлетова Аліна Ярославівна, Возна Наталія Ярославівна, Круліковський Борис Борисович, Николайчук Ярослав Миколайович
МПК: G06F 7/38, G06F 7/00
Мітки: числоімпульсний, множення, пристрій
Формула / Реферат:
Числоімпульсний пристрій для множення, що містить першу і другу вхідні шини, першу і другу групи К модульних лічильників у базисі Хаара-Крестенсона, групу К модульних матричних помножувачів, перша вхідна шина з'єднана з входами першої групи модульних лічильників, друга вхідна шина з'єднана з входами другої групи модульних лічильників, виходи яких підключені до відповідних перших входів матричних помножувачів, другі входи яких підключені до...
Суматор з прискореним переносом
Номер патенту: 117572
Опубліковано: 26.06.2017
Автори: Николайчук Ярослав Миколайович, Круліковський Борис Борисович, Давлетова Аліна Ярославівна, Возна Наталія Ярославівна, Грига Володимир Михайлович
МПК: G06F 7/38
Мітки: переносом, суматор, прискореним
Формула / Реферат:
Суматор з прискореним переносом, що містить 2n-розрядну вхідну шину, (k=n/m) m-розрядних суматорів, на перші входи переносу яких поданий логічний "0", (k-1) m-розрядних суматорів, на перші входи переносу яких подана логічна "1", (k-1) m+1-розрядних двовходових мультиплексорів з першими прямими керуючими входами, n+1-розрядну вихідну шину, в якому відповідні виходи вхідної шини з'єднано з відповідними другими...
Числоімпульсний множильний пристрій
Номер патенту: 107811
Опубліковано: 24.06.2016
Автори: Николайчук Ярослав Миколайович, Возна Наталія Ярославівна, Давлетова Аліна Ярославівна, Круліковський Борис Борисович
МПК: G06F 7/38
Мітки: числоімпульсний, множильний, пристрій
Формула / Реферат:
Числоімпульсний множильний пристрій, що містить першу і другу вхідні шини, лічильник і помножувач, який відрізняється тим, що додатково введені перша і друга групи K модульних лічильників у базисі Хаара-Крестенсона, група K модульних матричних перемножувачів, перша вхідна шина з'єднана з входами першої групи модульних лічильників, друга вхідна шипа з'єднана з входами другої групи модульних лічильників, виходи яких підключені до відповідних...
Співпроцесор для обчислення значень “прямих” та “обернених” функцій
Номер патенту: 111808
Опубліковано: 10.06.2016
Автори: Зубко Ігор Анатолійович, Лукашенко Андрій Германович, Лукашенко Володимир Андрійович, Лукашенко Валентина Максимівна, Рудаков Костянтин Сергійович, Лукашенко Дмитро Андрійович
МПК: G05F 5/00, G06F 17/10, G06F 17/14 ...
Мітки: співпроцесор, прямих, значень, обчислення, функцій, обернених
Формула / Реферат:
Сопроцесор для обчислення значень "прямих" та "обернених" функцій, що містить перший блок керуючих елементів І, перший вхід якого підключено до керуючого входу "пряма функція", другий блок керуючих елементів І, перший вхід якого підключено до керуючого входу "обернена функція", дешифратор х, дешифратор у, кодові входи яких з'єднані, а виходи підключені через блок елементів АБО до відповідних входів...
Пристрій для визначення максимального числа з групи чисел
Номер патенту: 110187
Опубліковано: 25.11.2015
Автори: Медиковський Микола Олександрович, Цмоць Іван Григорович, Скорохода Олекса Володимирович, Антонів Володимир Ярославович
МПК: G06F 7/38, G06F 7/02
Мітки: максимального, визначення, пристрій, групи, числа, чисел
Формула / Реферат:
Пристрій для визначення максимального числа з групи чисел, який містить тактовий вхід, вхід початкової установки, m однорозрядних інформаційних входів, де m - кількість чисел, які одночасно опрацьовуються, вихід результату обчислення максимального числа, m блоків порівняння, кожен з яких містить перший D-тригер, елемент І-НІ з відкритим колектором, елемент АБО, елемент I, другий D-тригер, при цьому тактові входи першого та другого D-тригерів...
Пристрій для перетворення паралельного двійкового коду в код системи залишкових класів
Номер патенту: 104912
Опубліковано: 25.03.2014
Автори: Су Цзюнь, Яцків Василь Васильович, Саченко Анатолій Олексійович
МПК: G06F 7/38, H03M 7/18, G06F 7/72 ...
Мітки: двійкового, код, залишкових, паралельного, перетворення, класів, пристрій, системі, коду
Формула / Реферат:
Пристрій для перетворення паралельного двійкового коду в код системи залишкових класів, що містить вхідний n-розрядний регістр зберігання даних, шифратори та суматори по відповідному модулю, виходи шифраторів з'єднані з входами суматорів по модулю, який відрізняється тим, що до виходів згаданого регістра підключені входи шифраторів, які здатні формувати залишки по заданому модулю від основи два по заданому ступеню, як суматори застосовані...
Пристрій для визначення максимального числа з групи чисел
Номер патенту: 103106
Опубліковано: 10.09.2013
Автори: Ткаченко Роман Олексійович, Цмоць Іван Григорович, Скорохода Олекса Володимирович
МПК: G06F 7/04, G06F 7/38
Мітки: групи, числа, визначення, чисел, пристрій, максимального
Формула / Реферат:
Пристрій для визначення максимального числа з групи чисел, що містить тактовий вхід, m однорозрядних інформаційних входів, де m - кількість чисел, які порівнюються, вихід результату, m блоків порівняння, кожний з яких містить тригер, елемент І-НІ з відкритим колектором, елемент АБО та елемент I, при цьому тактові входи тригерів всіх блоків порівняння з'єднані з тактовим входом пристрою, у кожному j-у (j=1,…, m) блоці порівняння інформаційний...
Пристрій для ділення
Номер патенту: 102603
Опубліковано: 25.07.2013
Автори: Семотюк Мирослав Васильович, Візор Ярослав Євстахійович
МПК: G06F 7/00, G06F 7/38, G06F 7/52 ...
Формула / Реферат:
Пристрій для ділення, який містить регістр першого операнда, інформаційний вхід якого з'єднаний з входом пристрою, регістр другого операнда, інформаційний вхід якого з'єднаний з входом пристрою, регістр результату, вихід якого підключений до виходу пристрою, блок пам'яті, комутатор, блок вибору операції, управляючий вхід якого з'єднаний з входом пристрою для ділення, а вихід з входом комутатора, який відрізняється тим, що в нього додатково...
Пліс-орієнтований функціональний перетворювач двійкових кодів
Номер патенту: 81811
Опубліковано: 10.07.2013
Автори: Тесленко Олександр Кирилович, Тарасенко Володимир Петрович, Клятченко Ярослав Михайлович
МПК: G06F 7/38
Мітки: функціональний, двійкових, кодів, перетворювач, пліс-орієнтований
Формула / Реферат:
ПЛІС-орієнтований функціональний перетворювач двійкових кодів, що містить вхідні та вихідні лінії, логічні елементи І та АБО, лінії зв'язку, який відрізняється тим, що виконаний у вигляді комбінаційної схеми з подвійною матричною структурою, яка складається з n рядків та t стовпчиків 6-входових логічних елементів І, що утворюють вузли матриці 1 та з n рядків та t стовпчиків 6-входових логічних елементів АБО, що утворюють вузли матриці 2, і...
Функціональний перетворювач двійкових кодів
Номер патенту: 80360
Опубліковано: 27.05.2013
Автори: Клятченко Ярослав Михайлович, Тесленко Олександр Кирилович, Тарасенко Володимир Петрович
МПК: G06F 7/38
Мітки: двійкових, функціональний, кодів, перетворювач
Формула / Реферат:
Функціональний перетворювач двійкових кодів, що містить вхідні та вихідні лінії, логічні елементи І та АБО, лінії зв'язку, який відрізняється тим, що виконаний у вигляді комбінаційної схеми з подвійною матричною структурою, яка складається з n-рядків та (d-1)-стовпчиків логічних елементів І, що знаходяться у вузлах матриці та з n-рядків та (d-1) стовпчиків логічних елементів АБО, де на перші входи логічних елементів І, що знаходяться в 1-му...
Пристрій для обчислення скалярного добутку
Номер патенту: 101922
Опубліковано: 13.05.2013
Автори: Теслюк Василь Миколайович, Скорохода Олекса Володимирович, Цмоць Іван Григорович
МПК: G06F 7/38
Мітки: скалярного, обчислення, пристрій, добутку
Формула / Реферат:
Пристрій для обчислення скалярного добутку, який містить однорозрядних інформаційних входів, де - кількість пар добутків, перший тактовий вхід, другий тактовий вхід, вхід початкової установки, конвеєрний регістр, суматор, регістр результату, вихід результату, при цьому другий тактовий вхід з'єднаний з...
Пристрій для згортки просторового коду
Номер патенту: 68392
Опубліковано: 26.03.2012
Автори: Тарасенко Володимир Петрович, Тесленко Олександр Кирилович, Яновська Олена Юріївна
МПК: G06F 7/38
Мітки: пристрій, просторового, коду, згортки
Формула / Реферат:
Пристрій для згортки просторового коду, що містить схеми "І" та "Сума за модулем 2" та з першого по n-ний входи просторового коду, що підключені до цих схем, та з першого по m-тий виходи двійкового коду, який відрізняється тим, що він містить з першого по m-тий входи та з першого по n-ний виходи для розширення функціональних можливостей, а схеми "І" та "Сума за модулем 2", складають модулі, при цьому...
Пристрій для обчислення сум парних добутків
Номер патенту: 66138
Опубліковано: 26.12.2011
Автори: Скорохода Олекса Володимирович, Цмоць Іван Григорович
МПК: G06F 7/38
Мітки: парних, добутків, сум, пристрій, обчислення
Формула / Реферат:
Пристрій для обчислення сум парних добутків, який містить груп регістрів, де - кількість пар добутків, кожна з яких складається з трьох -розрядних регістрів, де
Пристрій для детального адаптивного порівняння символьних послідовностей
Номер патенту: 61653
Опубліковано: 25.07.2011
Автори: Тарасенко Володимир Петрович, Тесленко Олександр Кирилович, Клятченко Ярослав Михайлович
МПК: G06F 7/38
Мітки: символьних, порівняння, пристрій, адаптивного, послідовностей, детального
Формула / Реферат:
Пристрій для порівняння символьних послідовностей, що містить вхідний регістр для завантаження послідовності, що має групу виходів, які з'єднані із групою логічних схем, що згруповані у вигляді комірок матриці, і кожна з цих комірок містить елемент для завантаження бітового зразка (шаблона), схему для порівняння бітової послідовності із передвизначеним бітовим зразком (шаблоном), схему дозволу бітової маски, що містить елемент І, який...
Арифметичний пристрій
Номер патенту: 60391
Опубліковано: 25.06.2011
Автори: Жуков Ігор Анатолійович, Красовська Євгенія Вікторівна, Синельников Олексій Олексійович
МПК: G06F 7/38
Мітки: пристрій, арифметичний
Формула / Реферат:
Арифметичний пристрій, який містить елемент АБО на два входи, два блоки дешифрування переносів, два блоки формування початкових чисел, три блоки комутації, блок порозрядної арифметики, блок зсуву, блок формування переносів, блок елементів АБО, блок шифрування переносів, блок формування результату, який відрізняється тим, що в нього введено два блоки розпізнавання початкових чисел.
Генератор псевдовипадкових імпульсних сигналів
Номер патенту: 91068
Опубліковано: 25.06.2010
Автори: Бісик Андрій Михайлович, Хорошко Володимир Олексійович, Максимович Володимир Миколайович, Дудикевич Валерій Богданович, Смук Ростислав Теодорович, Сторонський Юрій Богданович, Гарасимчук Олег Ігорович
МПК: G06F 7/38
Мітки: псевдовипадкових, генератор, імпульсних, сигналів
Формула / Реферат:
Генератор псевдовипадкових імпульсних сигналів, який містить блок формування псевдовипадкових чисел, першу схему порівняння і перший логічний елемент І, перший вхід якого з'єднаний з виходом першої схеми порівняння, а другий вхід підключений до тактового входу пристрою і входу блока формування псевдовипадкових чисел, паралельні виходи якого з'єднані з першою групою входів першої схеми порівняння, до другої групи входів якої підключені...
Процесор з інтервальним контролем
Номер патенту: 90315
Опубліковано: 26.04.2010
Автори: Чертков Георгій Миколайович, Харченко Вячеслав Сергійович, Конорев Борис Михайлович, Манжос Юрій Семенович
МПК: G06F 7/38, G06F 7/00, G06F 11/00, G06F 9/00 ...
Мітки: процесор, контролем, інтервальним
Формула / Реферат:
Процесор з інтервальним контролем, що містить блок регістрів загального призначення, блок комунікаційних регістрів, блок тимчасових регістрів, арифметико-логічний пристрій, регістр ознак, додавач адреси, блок черги інструкцій, блок управління виконавчого модуля та блок управління шиною, перший вхід-вихід якого є входом-виходом процесора, другий вхід-вихід з'єднаний першою шиною даних з виходом і першим входом додавача адреси та першим...
Операційний пристрій рім-системи
Номер патенту: 88666
Опубліковано: 10.11.2009
Автори: Тихонов Борис Михайлович, Яковлєв Юрій Сергійович
МПК: G06F 7/38, G06F 7/52
Мітки: операційний, рім-системи, пристрій
Формула / Реферат:
1. Операційний пристрій РІМ-системи, що містить блок пам'яті, набір вхідних регістрів, комутатор вхідних даних, набір помножувачів, набір проміжних регістрів, перший вихідний комутатор, набір вихідних регістрів, першу схему обробки знаків, два вхідні комутатори, причому виходи помножувачів з'єднані з входами відповідних проміжних регістрів, другі виходи проміжних регістрів з першого по четвертий з'єднані з другим, третім, четвертим та п'ятим...
Комірка додавача за змінним модулем
Номер патенту: 37375
Опубліковано: 25.11.2008
Автори: Полуйко Андрій Володимирович, Тесленко Олександр Кирилович, Тарасенко Володимир Петрович
МПК: G06F 7/38
Мітки: змінним, комірка, модулем, додавача
Формула / Реферат:
Комірка додавача за змінним модулем, що містить першу та другу логічні схеми додавання за модулем 2, логічну схему формування сигналу перенесення при додаванні, логічні схеми формування сигналів перенесення та позики при відніманні, логічну схему формування сигналу Sub, при цьому входи схеми формування перенесення при додаванні з'єднано з першим та другим операндами пристрою та виходом сигналу перенесення при додаванні попередньої комірки,...
Пристрій для оброблення чисел масиву
Номер патенту: 17930
Опубліковано: 16.10.2006
Автори: Юрченко Марія Олегівна, Мартинюк Тетяна Борисівна, Буда Антоніна Героніївна, Клімкіна Дар'я Ігорівна
МПК: G06F 7/38
Мітки: оброблення, масиву, чисел, пристрій
Формула / Реферат:
Пристрій для оброблення чисел масиву, який містить генератор тактових імпульсів, лічильники, тригер, схеми І, АБО, вихід генератора тактових імпульсів з'єднаний з першим входом схеми І, а вихід схеми І з'єднаний з входами всіх лічильників, який відрізняється тим, що в нього введено групу n схем АБО-НІ, де n - кількість чисел масиву, причому входи запису пристрою є інформаційними входами групи лічильників, вихід ознаки нуля яких з'єднаний з...
Конвеєрний пристрій
Номер патенту: 67652
Опубліковано: 15.06.2004
Автори: Мартинюк Тетяна Борисівна, Васюра Анатолій Степанович, Лисогор Володимир Григорович, Дзісь Микола Вікторович, Куперштейн Леонід Михайлович
МПК: G06F 7/575, G06F 7/38
Мітки: конвеєрний, пристрій
Формула / Реферат:
Конвеєрний пристрій, який складається з послідовно з'єднаних ярусів, кожний з яких містить регістр часткового результату, а шина тактових імпульсів пристрою з'єднана з входами встановлення тригерів, який відрізняється тим, що кожний і-тий ярус (і=1, ..., n, де n - кількість операндів) містить арифметично-логічний пристрій (АЛП), мультиплексор, а всі яруси, крім першого, містять мініматор та перший регістр, причому перший вхід і-го ярусу...
Конвеєрний пристрій
Номер патенту: 67004
Опубліковано: 15.06.2004
Автори: Кожем'яко Андрій Вікторович, Мартинюк Тетяна Борисівна, Куперштейн Леонід Михайлович, Васюра Анатолій Степанович, Мисловський Ігор Валерійович
МПК: G06F 7/509, G06G 7/14, G06F 7/38 ...
Мітки: пристрій, конвеєрний
Формула / Реферат:
Конвеєрний пристрій, який складається з послідовно з'єднаних ярусів, кожний з яких містить регістр часткового результату і суматор часткового результату, а шина тактових імпульсів пристрою з'єднана з входами встановлення тригерів, який відрізняється тим, що кожний і-й ярус містить мініматор, арифметично-логічний пристрій (АЛП), два регістри, мультиплексор і блок логічних елементів І, причому перший вхід і-го ярусу з'єднаний з першим входом...
Спосіб обробки цифрових даних
Номер патенту: 47741
Опубліковано: 15.03.2004
Автори: Луценко Наталія Ігорівна, Луценко Ігор Анатолійович
МПК: G06F 7/38, G06F 7/00, G06Q 99/00 ...
Мітки: обробки, спосіб, даних, цифрових
Формула / Реферат:
Спосіб обробки цифрових даних, що містить операції зчитування даних, виділення даних і їх перетворення, який відрізняється тим, що виділяють дані першої і другої послідовності, які перетворюють у два етапи, при цьому на першому етапі дані першої послідовності підсумовують, дані другої послідовності попередньо квантують, а потім підсумовують, визначають коефіцієнт масштабування, як відношення суми даних першої послідовності до суми...
Пристрій обробки інформації
Номер патенту: 62894
Опубліковано: 15.12.2003
Автори: Світличний Олександр Володимирович, Сенько Валерій Євгенович, Кошовий Микола Дмитрович, Дергачов Володимир Андрійович
МПК: G06F 15/00, G06F 7/38
Мітки: пристрій, інформації, обробки
Формула / Реферат:
Пристрій обробки інформації містить шість входів, вихід пристрою, два елементи І, елемент АБО, мультиплексор, причому перший вхід пристрою з'єднаний з першим адресним входом мультиплексора, четвертий вхід пристрою з'єднаний з першим входом першого елемента І, перший вхід мультиплексора з'єднаний з логічним нулем, який відрізняється тим, що має третій елемент І, другий і третій елементи АБО, причому другий вхід пристрою з'єднаний з другим...
Матричний суматор к n – розрядних р-ічних чисел
Номер патенту: 20595
Опубліковано: 16.04.2001
Автор: Ковбаса Анатолій Миколайович
МПК: G06F 7/575, G06F 7/38
Мітки: матричний, суматор, розрядних, р-ічних, чисел
Формула / Реферат:
Матричний суматор -розрядних ічних чисел, який в різних -ічних системах числення, де - натуральне число, утворений, при першим, ..., розрядними входами модулівабсолютних величин першого, ..., доданків пристрою і виходом молодших розрядів модуля абсолютної величини його повної суми, який відрізняється тим, що, має, якщо розрядний вхід модуля абсолютної величини одного доданка пристрою, а коли то додаткових розрядних входів модулів...